MIPI D-PHY物理層自動一致性測試
對低功耗高清顯示器的需求,正推動著對高速串行總線的采用,特別是移動設備。MIPI D-PHY是一種標準總線,是為在應用處理器、攝像機和顯示器之間傳送數據而設計的。該標準得到了MIPI聯盟的支持,MIPI聯盟是由多家公司(主要來自移動設備行業(yè))組成的協會。該標準由聯盟成員使用,而一致性測試則在保證設備可靠運行及各廠商之間互操作方面發(fā)揮著重要作用。自動測試系統采用可靠的示波器和探頭,幫助設計人員加快測試速度,改善可重復性,簡化報告編制工作。 MIPI接口高速接收電路設計;北京MIPI測試安裝
一般來說,比較器的失調電壓主要是由于輸入管不完全對稱引起的。當比較器存在輸入失調時,流經DPAIR2模塊中輸人對管的電流會不一致,從而造成流入NLOAD2模塊的電流大小也不一致。此時通過改變控制字,使itrimm電流與iconst電流大小不同,在NLOAD2模塊中通過電流鏡補償輸入對管引起的電流差異,使得vpp和vpn端口剩下的電流一致,從而實現offset補償。校準時,將比較器差分輸入端連接到地,通過對五位控制字從00000到11111掃描,再從11111到00000掃描,觀察比較器的輸出,從而得到合適的控制字,實現offset校準。經仿真表明,該電路可實現+/-30mV的失調電壓校準。陜西HDMI測試MIPI測試時鐘線的LP信號質量測試;
數據通道0具有高速數據接收,以及低功耗下的Escape模式,數據通道1具有高速數據接收和功耗模式,在閑置狀態(tài)時,通道都處于LP-II狀態(tài)。當主機向從機發(fā)送高速接收請求序列LP-II->LPOI->LPOO,從機通過檢測LP-II->LPOI和LPOI->LPOO的變化,使能差分放大電路的中的終端電阻控制信號,打開高速接收,從機開始準備接收主機高速發(fā)送過來的數據。當主機向從機發(fā)送Escape模式進入序列LP-II->LP-IO>LPOO>LPOI->LPOO時,從機開始檢測序列,在正確接收到的LPOO狀態(tài)后即進入Escape模式,然后等待主機發(fā)送Entrycommands。再進行相應的操作,退出Escape模式的序列是LP-IO>LP-II。
2,MIPI協議的主要應用領域
2.5G、3G手機、PDA、PMP、手持多媒體設備
3,目前應用為成熟的兩個接口CSI(CameraSerialInterface)一個位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結構DSI分四層,
對應D-PHY、DSI、DCS規(guī)范、分層結構圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時鐘和信號機制。
?LaneManagement層:發(fā)送和收集數據流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯誤檢測等。
?Application層:描述高層編碼和解析數據流。 什么是MIPI眼圖測試;
如何測試電接口信令?
數據在HS模式下傳送,在線路空閑時,發(fā)射機切換到低功率模式,以便節(jié)能。在高速(HS)模式下,差分電壓最小值是140mV,標稱值是200mV,比較大值是270mV,數據速率擴展到比較大2.5Gb/s。HS模式由兩種可能狀態(tài)組成:Differential-0(HS-0)和Differential-1(HS-1)。在低功率(LP)模式下,信令采用兩條單端線路,擺幅為1.2V,比較大運行數據速率為10Mb/s。數據+(Dp)線路和數據-(Dn)線路相互獨立。每條線路可以有兩種狀態(tài):0和1,這會導致LP模式,其有四種可能的狀態(tài):LP-00,LP-01,LP-10,LP-11。 MIPI設備由兩部分構成,分別為CCI(Camera Control Interface)和CSI(Camera Serial Interface);寧夏MIPI測試規(guī)格尺寸
MIPI接口是個什么樣的總線?北京MIPI測試安裝
本文中的MIPI接口用于@示驅動芯片,基于MIPI-DSI協議來設計,包括一個時鐘通道和兩個數據通道。全部數據通道都可用于單向的高速傳輸,但只有條數據通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息,像素等是通過該數據通道返回。時鐘通道用于在高速傳輸數據的過程中傳輸同步時鐘信號。高速接收電路是MIPI接口實現高傳輸速率的關鍵模塊,在本文中,時鐘通道和兩個數據通道采用相同的高速接收電路結構,單通道數據傳輸速率可達到1Gbps。。北京MIPI測試安裝